Bando per assegno di ricerca
Titolo del progetto di ricerca in italiano | MODELLI DI ESECUZIONE SINERGICI SU ARCHITETTURE EMBEDDED ETEROGENEE |
---|---|
Titolo del progetto di ricerca in inglese | SYNERGISTIC EXECUTION MODELS ON HETEROGENEOUS EMBEDDED SOC |
Campo principale della ricerca | Engineering |
Sottocampo della ricerca | Electronic engineering |
Settore Concorsuale | 09 - Ingegneria industriale e dell'informazione |
S.S.D | - |
Descrizione sintetica in italiano | Lo scopo di questa attività di ricerca è i) l’eplorazione di paradigmi per la creazione, il controllo e la distribuzione di computazione in maniera efficiente e scalabile su tali architetture; ii) progettare un sistema flessibile e facile da usare per l’offload di kernel computazionali verso diversi tipi di acceleratori. L’attività di ricerca includerà l’eplorazione di diversi modelli di esecuzione parallela e di memoria, come approcci basati su copie, approcci a memoria condivisa, oltre valutare l’utilizzo di soluzioni state-of-the-art come lo Unified-Virtual-Memory su sistemi eterogenei embedded. Per concludere, i diversi approcci saranno valutati usando architetture hardware reali (quando disponibili) o su emulatori hardware RTL-equivalenti su use-case realistici nell’ambito automotive e nell’ambito del machine learning. |
Descrizione sintetica in inglese | The aim of this research activity is i) to explore efficient, and scalable paradigms to create, control, and distribute computation among the different computational units; ii) and design and providing a flexible and easy-to-use mechanism to offload compute-intensive regions of programs from host cores to the accelerator.The research activity will include the exploration of different execution and memory models, such as copy-based, and shared-memory approach, and the exploiting state-of-the-art solutions like Unified-Virtual-Memory support for embedded heterogeneous systems. For the latter, the different approaches will be evaluated using real hardware architectures (when available) or on RTL-equivalent hardware emulators on realists use-cases like automotive pipelines, and machine learning. |
Data del bando | 21/02/2018 |
Paesi in cui può essere condotta la ricerca |
Italy |
Paesi di residenza dei candidati |
All |
Nazionalità dei candidati |
All |
Sito web del bando | https://www.aricweb.unibo.it/BandiPubblicati/zz_Bandi_din.aspx |
Destinatari dell'assegno di ricerca (of target group) |
Early stage researcher or 0-4 yrs (Post graduate) |
---|---|
Criteri di selezione in italiano (breve descrizione) | il bando e la modulistica per partecipare alla procedura di valutazione comparativa sono disponibili all'indirizzo: https://www.aricweb.unibo.it/BandiPubblicati/zz_Bandi_din.aspx |
Criteri di selezione in inglese (breve descrizione) | to apply for research grants fill out the form available at the following address: https://www.aricweb.unibo.it/BandiPubblicati/zz_Bandi_din.aspx |
Nome dell'Ente finanziatore | ALMA MATER STUDIORUM - UNIVERSITA' DI BOLOGNA - - DIPARTIMENTO DI INGEGNERIA DELL'ENERGIA ELETTRICA E DELL'INFORMAZIONE "GUGLIELMO MARCONI" |
---|---|
Tipologia dell'Ente | Public research |
Paese dell'Ente | Italy |
Città | Bologna |
Sito web | http://www.unibo.it |
a.villa@unibo.it |
L'assegno finanziato/cofinanziato attraverso un EU Research Framework Programme? | No |
---|
Data di scadenza del bando | 08/03/2018 - alle ore 00:00 |
---|---|
Come candidarsi | Other |