Bando per assegno di ricerca
Titolo del progetto di ricerca in italiano | Progettazione di un processore RISC-V superscalare per acceleratori ad alte prestazioni |
---|---|
Titolo del progetto di ricerca in inglese | Design of a superscalar RISC-V processor for high-performance accelerators |
Campo principale della ricerca | Engineering |
Sottocampo della ricerca | Electronic engineering |
Settore Concorsuale | 01 - Scienze matematiche e informatiche |
S.S.D | - |
Descrizione sintetica in italiano | L'obiettivo del progetto è progettare e ottimizzare un processore RISC-V superscalare per macchine exa-scala di nuova generazione, a partire dal processore oprn-source Ariane RISC-V sviluppato presso l'Università di Bologna. Questo è in linea con uno degli obiettivi dei progetti EPI (European Processor Initiative) e Multirherman, ovvero sviluppare un acceleratore multi-core composto da diverse piastrelle che incorporano un processore RISC-V potenziato da unità vettoriali e motori di accelerazione specifici del dominio come stencil e rete neurale convoluzionale. Gli elementi di lavoro specifici che verranno sviluppati durante il progetto sono: 1. Sviluppo di una seconda unità di esecuzione per un processore riscV 2. Sviluppo di predittori doppi avanzati per l'esecuzione superscalare 3. Modifica e miglioramento dell'unità di interfaccia di memoria 4. Verifica e test |
Descrizione sintetica in inglese | The goal of the project is to design and optimize a superscalar RISC-V processor for next generation exa-scale machines, starting from the Ariane RISC-V oprn-source processor developed at University of Bologna. This is in line with one of the goals of the European Processor Initiative (EPI) and Multitherman projects, i.e. develop a multi-core accelerator composed of several tiles embedding a RISC-V processor enhanced by vector units and domain-specific acceleration engines such as stencil and convolutional neural network. Specific work item that will be developed during the project are: 1. Development of a second execution unit for a riscV processor 2. Development of advanced duplicated branch predictors for superscalar execution 3. Modification and enhancement of the memory interface unit 4. Verification and testing |
Data del bando | 24/10/2018 |
Paesi in cui può essere condotta la ricerca |
Italy |
Paesi di residenza dei candidati |
All |
Nazionalità dei candidati |
All |
Sito web del bando | https://www.aricweb.unibo.it/BandiPubblicati/zz_Bandi_din.aspx |
Destinatari dell'assegno di ricerca (of target group) |
Early stage researcher or 0-4 yrs (Post graduate) |
---|---|
Criteri di selezione in italiano (breve descrizione) | il bando e la modulistica per partecipare alla procedura di valutazione comparativa sono disponibili all'indirizzo: https://www.aricweb.unibo.it/BandiPubblicati/zz_Bandi_din.aspx |
Criteri di selezione in inglese (breve descrizione) | to apply for research grants fill out the form available at the following address: https://www.aricweb.unibo.it/BandiPubblicati/zz_Bandi_din.aspx |
Nome dell'Ente finanziatore | ALMA MATER STUDIORUM - UNIVERSITA' DI BOLOGNA - - DIPARTIMENTO DI INGEGNERIA DELL'ENERGIA ELETTRICA E DELL'INFORMAZIONE "GUGLIELMO MARCONI" |
---|---|
Tipologia dell'Ente | Public research |
Paese dell'Ente | Italy |
Città | Bologna |
Sito web | http://www.unibo.it |
a.villa@unibo.it |
L'assegno finanziato/cofinanziato attraverso un EU Research Framework Programme? | H2020 |
---|
Data di scadenza del bando | 15/11/2018 |
---|---|
Come candidarsi | Other |