Bando per assegno di ricerca
Titolo del progetto di ricerca in italiano | Applicazioni e Modelli di Programmazione per Architetture di Calcolo Scalabili |
---|---|
Titolo del progetto di ricerca in inglese | Applicazioni e Modelli di Programmazione per Architetture di Calcolo Scalabili |
Campo principale della ricerca | Engineering |
Sottocampo della ricerca | Electronic engineering |
Settore Concorsuale | 09 - Ingegneria industriale e dell'informazione |
S.S.D | - |
Descrizione sintetica in italiano | Il contesto di questo lavoro è la crescente irrilevanza della Legge di Moore, che era basata sull’osservazione empirica che il numero di transistor che potrebbero essere messi su un chip allo stesso prezzo veniva raddoppiato ogni 18-24 mesi. Oggi, queste aspettative rimangono, ma le prestazioni dei processori si sono stabilizzate in termini di frequenza operativa, a causa dell’intollerabile aumento della densita’ di potenza dissipata. L'obiettivo è lo sviluppo di concetti software legati a sistemi scalabili a bassa potenza sia nel dominio ad alte prestazioni che in quello profondamente integrato, sfruttando concetti emergenti come in-memory computing e canali di comunicazione wireless. Gli argomenti principali che saranno studiati in questo lavoro sono: 1. Architetture multi-core eterogenee 2. Ottimizzazione hardware-software 3. Modelli di programmazione per architetture many core 3. Ottimizzazione e valutazione di applicazioni |
Descrizione sintetica in inglese | The context of this work is the increasing irrelevance of Moore’s Law, which observed that the number of transistors that could be put on a chip at the same price doubled every 18 to 24 months. For more to fit they had to get smaller, which let them run faster, albeit hotter, so performance rose over the years — but so did expectations. Today, those expectations remain, but processor performance has plateaued. This leads to the search of new architectures with higher energy efficient that just faster single processors. The goal is to develop software concepts related to scalable many core heterogeneous systems exploiting in-package wireless communication and in-memory computing accelerators in both high-performance and deeply embedded domain. The main topics that will be studied in this work are: 1. Heterogeneous many-core architectures 2. Hardware-software optimization 3. Programming Models for scalable architectures 4. Optimization and benchmarking of applications |
Data del bando | 25/02/2020 |
Paesi in cui può essere condotta la ricerca |
Italy |
Paesi di residenza dei candidati |
All |
Nazionalità dei candidati |
All |
Sito web del bando | https://bandi.unibo.it/ricerca/assegni-ricerca |
Destinatari dell'assegno di ricerca (of target group) |
Early stage researcher or 0-4 yrs (Post graduate) |
---|---|
Criteri di selezione in italiano (breve descrizione) | il bando e la modulistica per partecipare alla procedura di valutazione comparativa sono disponibili all'indirizzo: https://bandi.unibo.it/ricerca/assegni-ricerca |
Criteri di selezione in inglese (breve descrizione) | to apply for research grants fill out the form available at the following address: https://bandi.unibo.it/ricerca/assegni-ricerca |
Nome dell'Ente finanziatore | ALMA MATER STUDIORUM - UNIVERSITA' DI BOLOGNA - - DIPARTIMENTO DI INGEGNERIA DELL'ENERGIA ELETTRICA E DELL'INFORMAZIONE "GUGLIELMO MARCONI" |
---|---|
Tipologia dell'Ente | Public research |
Paese dell'Ente | Italy |
Città | Bologna |
Sito web | http://www.unibo.it |
barbara.diplacido@unibo.it |
L'assegno finanziato/cofinanziato attraverso un EU Research Framework Programme? | H2020 |
---|
Data di scadenza del bando | 12/03/2020 - alle ore 00:00 |
---|---|
Come candidarsi | Other |