Bando per assegno di ricerca
Titolo del progetto di ricerca in italiano | Algoritmi per la programmazione multi-livello di celle di memoria PCM e loro utilizzo per applicazioni di calcolo analogico in memoria |
---|---|
Titolo del progetto di ricerca in inglese | Algorithms for multi-level programming of PCM cells and models for analog-in-memory computing applications |
Campo principale della ricerca | Engineering |
Sottocampo della ricerca | Electronic engineering |
Settore Concorsuale | 09 - Ingegneria industriale e dell'informazione |
S.S.D | - |
Descrizione sintetica in italiano | Nell’ambito delle tecniche di “edge-computing” una soluzione consiste nell’effettuare l’elaborazione dei dati direttamente in memoria e, in particolare, in forma analogica. L’attività prevede una fase iniziale di studio della letteratura esistente sulle tecniche di analog-in-memory-computing (AIMC), sulle caratteristiche dei dispositivi di memoria non-volatile a cambiamento di fase (PCM) e sulle problematiche connesse al loro utilizzo non convenzionale per applicazioni di calcolo in memoria. Saranno poi studiati gli algoritmi di programmazione di celle PCM presentati in letteratura. Obiettivo della prima parte della ricerca sarà quindi definire un algoritmo in grado di ridurre l’incertezza sul valore della conduttanza iniziale. Nella seconda parte, verrà studiato un modello che descriva gli effetti di deriva nel tempo e di dispersione del valore di conduttanza al fine di valutare la precisione ottenibile dai circuiti di calcolo in-memoria. |
Descrizione sintetica in inglese | Since a large part of the total power consumption is due to wireless transmission, accomplishing some computational tasks directly onboard of IoT nodes to shorten the streams of data to be transmitted – so-called edge computing – is extremely attractive. Goal of the proposed research activity is to explore Analog-in-Memory Computing (AIMC) technique for edge computing purposes. To this end, the potential of the Phase Change Memory (PCM) will be exploited because it has emerged as a valuable option in the field of resistive non-volatile memories for AIMC. The focus of the research will be on the design of algorithms for multi-level programming of PCM cells and the implementation of models of cell time drift that implies a conductance decrease which differs from cell to cell, thus increasing the dispersion of stored conductance levels. The final goal is to model the performance of AIMC based on the non-conventional operation of the array. |
Data del bando | 24/03/2022 |
Paesi in cui può essere condotta la ricerca |
Italy |
Paesi di residenza dei candidati |
All |
Nazionalità dei candidati |
All |
Sito web del bando | https://bandi.unibo.it/ricerca/assegni-ricerca |
Destinatari dell'assegno di ricerca (of target group) |
Early stage researcher or 0-4 yrs (Post graduate) |
---|---|
Criteri di selezione in italiano (breve descrizione) | il bando e la modulistica per partecipare alla procedura di valutazione comparativa sono disponibili all'indirizzo: https://bandi.unibo.it/ricerca/assegni-ricerca |
Criteri di selezione in inglese (breve descrizione) | to apply for research grants fill out the form available at the following address: https://bandi.unibo.it/ricerca/assegni-ricerca |
Nome dell'Ente finanziatore | ALMA MATER STUDIORUM - UNIVERSITA' DI BOLOGNA - - CENTRO RICERCA SISTEMI ELETTRONICI INGEGN.INF. E TELECOM."ERCOLE DE CASTRO" |
---|---|
Tipologia dell'Ente | Public research |
Paese dell'Ente | Italy |
Città | Bologna |
Sito web | http://www.unibo.it |
eleonora.franchi@unibo.it |
L'assegno finanziato/cofinanziato attraverso un EU Research Framework Programme? | H2020 |
---|
Data di scadenza del bando | 14/04/2022 - alle ore 00:00 |
---|---|
Come candidarsi | Other |