Bando per assegno di ricerca
Titolo del progetto di ricerca in italiano | Progetto di un demodulatore di ampiezza per canale di ricetrasmissione a corto raggio ed alto tasso di scambio dell'informazione e realizzazione in tecnologia CMOS 32nm |
---|---|
Titolo del progetto di ricerca in inglese | Design and implementation of an amplitude demodulator for short-haul high-data-throughput transceiver in CMOS 32nm. |
Settore Concorsuale | 09 - Ingegneria industriale e dell'informazione |
S.S.D | ING-INF/01 - ELETTRONICA |
Descrizione sintetica in italiano | Il recente nodo tecnologico CMOS 32nm, sebbene principalmente orientato alle applicazioni digitali, risulta interessante per la realizzazione di ricetrasmettitori analogici ad onde millimetriche. Il Gruppo di Circuiti Integrati Analogici intende investigare la fattibilità di un ricevitore completo per comunicazioni wireless a corto raggio (~10cm) a 10Gbps con BER ≤ 10-12. Lo scopo di tale ricevitore è la semplificazione delle boards su cui i chip vengono montati. L'attività è condotta nell'ambito del progetto ENIAC-MIRANDELA (Millimeter-Wave and Radio-Frequency Integration in Nanoelectronics for Modern Wireless Communications). Il programma dell'attività prevede: 1. Investigare le prestazioni ottenibili dai demodulatori di ampiezza in CMOS 32nm 2. Scegliere l'architettura ottima per l'applicazione 3. Realizzare il layout del test chip 4. Misurare il prototipo per validare i risultati |
Descrizione sintetica in inglese | The recent CMOS 32nm technology node, although mainly targeted to digital applications, is interesting for the realization of millimeter-wave analog transceivers. The Analog Integrated Circuits Group intend to investigate the feasibility of a full receiver for short-haul (~10cm) wireless communications at 10Gbps with a BER ≤ 10-12. The purpose of such a receiver is the simplification of the boards where the chips are assembled. The activity is carried out within the project ENIAC-MIRANDELA (Millimeter-Wave and Radio-Frequency Integration in Nanoelectronics for Modern Wireless Communications). Outline of the activity: 1. Investigate the achievable performances of demodulators in CMOS 32nm 2. Choice of the optimum architecture for the application 3. Layout of the test-chip 4. Validate the results by measuring the prototype |
Data del bando | 27/07/2011 |
Paesi in cui può essere condotta la ricerca |
Italy |
Paesi di residenza dei candidati |
All |
Nazionalità dei candidati |
All |
Sito web del bando | http://www.unipv.eu/on-line/Home/Ricerca/Assegnidiricerca.html |
Destinatari dell'assegno di ricerca (of target group) |
Early stage researcher or 0-4 yrs (Post graduate) |
---|
Nome dell'Ente finanziatore | Università degli Studi di Pavia |
---|---|
Tipologia dell'Ente | Public research |
Paese dell'Ente | Italy |
Città | Pavia |
Sito web | http://www.unipv.eu/on-line/Home.html |
mariangela.rizzi@unipv.it | |
Telefono | 0382 985201 |
L'assegno finanziato/cofinanziato attraverso un EU Research Framework Programme? | Fp7/Other |
---|
Data di scadenza del bando | 08/09/2011 |
---|