Bando per assegno di ricerca
Titolo del progetto di ricerca in italiano | Tecniche di programmazione e virtualizzazione di acceleratori hardware per sistemi multi-core embedded eterogenei |
---|---|
Titolo del progetto di ricerca in inglese | Programming and virtualization techniques for hardware accelerators in embedded multi-core heterogeneous systems. |
Campo principale della ricerca | Engineering |
Sottocampo della ricerca | Electronic engineering |
Settore Concorsuale | 01 - Scienze matematiche e informatiche |
S.S.D | - |
Descrizione sintetica in italiano | I moderni sistemi embedded adottano dei design eterogenei, che abbinano al tradizionale processore multi-core l’utilizzo di acceleratori hardware. La complessità hardware di questi sistemi si riflette in una anche maggiore complessità del layer software, in termini di programmabilità, sicurezza e performance. La virtualizzazione consente di isolare le applicazioni dall’hardware, e costituisce dunque un potenziale, potente mezzo per garantire i suddetti requisiti. L’eterogeneità architetturale dei sistemi target estende i problemi di performance e sicurezza fuori dal dominio del processore principale. Occorre progettare dei sistemi hypervisor “olistici” che forniscano il necessario collante tra hardware e software, nonché estensioni ai programming models per consentire ai programmatori un utilizzo semplice ed efficace dell’hardware. |
Descrizione sintetica in inglese | Modern embedded systems leverage heterogeneous designs, which couple traditional multi-core processors with hardware accelerators. The hardware complexity for these systems is reflected in an even greater complexity of the software layer, in terms of programmability, security and performance. Virtualization allows to isolate applications from the hardware, thus constituting a potential, powerful means to guarantee the above mentioned pre-requisites. The architectural heterogeneity of the target systems extends performance and security issues out of the enclosure of the main processor. It is therefore necessary to design “holistic” hypervisors which provide the necessary “glue” between hardware and software, as well as programming models extensions, to allow programmers to make effective use of the hardware in a simple manner. |
Data del bando | 18/07/2012 |
Paesi in cui può essere condotta la ricerca |
Italy |
Paesi di residenza dei candidati |
All |
Nazionalità dei candidati |
All |
Sito web del bando | https://www.aric.unibo.it/AssegniRicerca/BandiPubblicati/zz_Bandi_din.aspx |
Destinatari dell'assegno di ricerca (of target group) |
Early stage researcher or 0-4 yrs (Post graduate) |
---|---|
Criteri di selezione in italiano (breve descrizione) | il bando e la modulistica per partecipare alla procedura di valutazione comparativa sono disponibili all'indirizzo: https://www.aric.unibo.it/AssegniRicerca/BandiPubblicati/zz_Bandi_din.aspx |
Criteri di selezione in inglese (breve descrizione) | to apply for research grants fill out the form available at the following address: https://www.aric.unibo.it/AssegniRicerca/BandiPubblicati/zz_Bandi_din.aspx |
Nome dell'Ente finanziatore | ALMA MATER STUDIORUM - UNIVERSITA' DI BOLOGNA - - DIP. ELETTRONICA, INFORMATICA E SISTEMISTICA (DEIS) |
---|---|
Tipologia dell'Ente | Public research |
Paese dell'Ente | Italy |
Città | Bologna |
Sito web | http://www.unibo.it |
a.villa@unibo.it | |
Telefono | +39 051 20 9 3001 |
L'assegno finanziato/cofinanziato attraverso un EU Research Framework Programme? | Fp7/Other |
---|
Data di scadenza del bando | 07/09/2012 - alle ore 00:00 |
---|---|
Come candidarsi | Other |