Bando per assegno di ricerca
Titolo del progetto di ricerca in italiano | Metodologie di progettazione per lo sviluppo di piattaforme many-core ultra-low-power e immune alle variazioni di processo |
---|---|
Titolo del progetto di ricerca in inglese | Design methodologies for developing ultra-low-power and resilient many-core platforms |
Campo principale della ricerca | Engineering |
Sottocampo della ricerca | Electronic engineering |
Settore Concorsuale | 09 - Ingegneria industriale e dell'informazione |
S.S.D | - |
Descrizione sintetica in italiano | L’Università di Bologna sta progettando un nuovo modello di architettura multi-core programmabile (software IP) che sarà in grado di sfruttare in modo aggressivo le potenzialità di elaborazione parallela attraverso una parallelizzazione ad alta efficienza energetica sui diversi core ultra-low-power connessi a memorie low-voltage di livello L1 condivise. L'interconnessione fra i processori e le memorie è l'elemento critico in questa architettura. Poiché la tensione e la frequenza del sistema sono molto basse, tale interconnessione dovrebbe avere una latenza molto bassa per ottenere prestazioni elevate. Questo progetto svilupperà una rete di interconnessione a singolo ciclo e a larghezza di banda molto elevata (approssimando così il comportamento di una memoria ideale multi-ported). |
Descrizione sintetica in inglese | University of Bologna is designing a new programmable multi-core architectural template (soft IP) that can aggressively exploit parallel processing opportunities by energy efficient parallelization on several ultra-low-power processing elements that are connected to shared-L1 low-voltage memories. The processor-to-memory interconnect is the critical building block in this architecture. Since the operating voltage and frequency of the system are quite low, this interconnection should have a very low latency to obtain high performance. This project will develop a single-cycle interconnection network featuring ultra-high bandwidth (approximating an ideal multi-ported memory). |
Data del bando | 04/01/2013 |
Paesi in cui può essere condotta la ricerca |
Italy |
Paesi di residenza dei candidati |
All |
Nazionalità dei candidati |
All |
Sito web del bando | https://www.aric.unibo.it/AssegniRicerca/BandiPubblicati/zz_Bandi_din.aspx |
Destinatari dell'assegno di ricerca (of target group) |
Early stage researcher or 0-4 yrs (Post graduate) |
---|---|
Criteri di selezione in italiano (breve descrizione) | il bando e la modulistica per partecipare alla procedura di valutazione comparativa sono disponibili all'indirizzo: https://www.aric.unibo.it/AssegniRicerca/BandiPubblicati/zz_Bandi_din.aspx |
Criteri di selezione in inglese (breve descrizione) | to apply for research grants fill out the form available at the following address: https://www.aric.unibo.it/AssegniRicerca/BandiPubblicati/zz_Bandi_din.aspx |
Nome dell'Ente finanziatore | ALMA MATER STUDIORUM - UNIVERSITA' DI BOLOGNA - - DIPARTIMENTO DI INGEGNERIA DELL'ENERGIA ELETTRICA E DELL'INFORMAZIONE - " GUGLIELMO MARCONI" |
---|---|
Tipologia dell'Ente | Public research |
Paese dell'Ente | Italy |
Città | Bologna |
Sito web | http://www.unibo.it |
prova@prova.it |
L'assegno finanziato/cofinanziato attraverso un EU Research Framework Programme? | Fp7/Ideas-ERC |
---|
Data di scadenza del bando | 05/02/2013 - alle ore 00:00 |
---|---|
Come candidarsi | Other |